(公众号:)消息,本周,西部数据(Western Digital)针对其去年发售的RISC-V处理器计划公布了三项最重要公告,发布了基于RISC-V指令集的自研标准化架构SweRV和开源的SweRV指令集模拟器(ISS),以及基于以太网OmniXtend的内存一致性技术。西部数据预计硬件和软件将用作大数据和较慢数据应用于的各种解决方案,还包括存储器控制器和SSD。
西部数据的SweRV架构是一个32bit顺序继续执行架构,具备双向微克量设计和9级流水线,使用28nm工艺技术构建,运营频率高达1.8GHz,可获取4.9 CoreMark/MHz的仿真性能,略高于Arm的Cortex A15架构。西部数据将从2019年第一季度开始将其作为开源产品获取给第三方,期望通过第三方的用于,推展硬件和软件开发人员最后使用RISC-V指令集。同时西部数据还发售了开源的SweRV指令集模拟器(ISS)。
该程序使软件设计人员需要在SweRV内核上仿真其代码的继续执行,修改程序的研发,这对于推展RISC-V的使用十分最重要。除了自己的处理器架构和指令集模拟器外,西部数据还发售了与SiFive共同开发的OmniXtend内存一致性技术,该技术可实现以太网上的内存一致性。西部数据期望这一技术可以为处理器可选非易失性内存,但同时回应这种以内存为中心的架构也可用作CPU、GPU、FPGA和机器学习加速器等其他组件。
西部数据没公开发表OmniXtend可获取的仅次于比特率,但是应当会比现有的各版本以太网快。虽然OmniXtend是开源的,并且可可供各方用于,但上述组件(加速器和处理器等)的开发人员否确实要求用于OmniXtend当然还有待仔细观察。版权文章,予以许可禁令刊登。下文闻刊登须知。
本文来源:beat·365-www.anisez.com
扫一扫关注我们